混合信号ADI专业
AD9910BSVZ-REEL是一款高性能、14位、1GSPS的直接数字频率合成器(DDS)芯片,采用100-TQFP封装。它可以产生1GHz的频率输出,同时具有14位的分辨率和32位的字宽调谐。该芯片具有以下特点1:高性能、高速的DDS引擎频率调谐范围宽分辨率高达14位工作温度范围宽,可在-40°C至+85°C之间正常工作采用表面贴装封装,便于在电路板上进行安装和调试总之,AD9910BSVZ-REEL是一款高性能、高分辨率的DDS芯片,适用于多种信号生成和控制应用。ADI的IC芯片的高共模抑制比使其在存在大量噪声的情况下仍能准确工作。混合信号ADI专业
AD5781ARUZ是AnalogDevices公司推出的一款18位电压输出数模转换器(DAC)1。它具有以下特点1:18位分辨率。建立时间1µs(标准)。输出类型为Voltage-Unbuffered。差分输出无。数据接口为SPI、DSP。参考类型为外部。电压-供电,模拟为,。电压-供电,数字为。INL/DNL(LSB)为±2,±。架构为R-2R。工作温度为-40°C~125°C。封装/外壳为20-TSSOP。
AD5781ARUZ是AnalogDevices公司推出的一款18位电压输出数模转换器(DAC)1。它具有以下特点1:18位分辨率。建立时间1µs(标准)。输出类型为Voltage-Unbuffered。差分输出无。数据接口为SPI、DSP。参考类型为外部。电压-供电,模拟为,。电压-供电,数字为。INL/DNL(LSB)为±2,±。架构为R-2R。工作温度为-40°C~125°C。封装/外壳为20-TSSOP。 ADA4177-2ARZ-R7ADI的IC芯片能够根据不同应用需求进行定制,具有很高的灵活性。
ADL5303ACPZ是一款高频、低噪声、双通道、零漂移、单片式滤波器,工作频率范围为10MHz至1.2GHz,采用5.3dB的插入损耗,1MHz的带宽,并具有40dB的带外抑制。它采用16引脚、2.0mm×2.0mm、100引脚表面贴装封装。该滤波器芯片在音频、无线通信、雷达应用等领域有广泛的应用,尤其适合在双工器和滤波器等宽频带无线通信系统中使用。ADL5303ACPZ是一款高频、低噪声、双通道、零漂移、单片式滤波器,工作频率范围为10MHz至1.2GHz,采用5.3dB的插入损耗,1MHz的带宽,并具有40dB的带外抑制。它采用16引脚、2.0mm×2.0mm、100引脚表面贴装封装。该滤波器芯片在音频、无线通信、雷达应用等领域有广泛的应用,尤其适合在双工器和滤波器等宽频带无线通信系统中使用。
AD9375BBCZ是高度集成的宽带射频收发器,提供双通道发射器(Tx)和接收器(Rx)、集成式合成器、完全集成的数字预失真(DPD)励磁器和自适应引擎,以及数字信号处理功能1。该IC在频分双工(FDD)和时分双工(TDD)应用中,可以实现3G/4G小蜂窝和大规模多入多出(MIMO)设备所需的多种高性能低功耗组合。工作范围为300MHz到6000MHz,可覆盖大部分许可和免许可蜂窝频段。DPD算法可线性化处理高达40MHz的信号带宽,具体取决于功率放大器(PA)特性。支持的接收器(Rx)带宽达100MHz,支持的观察接收器(ORx)和发射器(Tx)合成带宽高达250MHz,可适应数字校正算法1。ADI的IC芯片采用先进的工艺制程,能够降低功耗并提高设备的续航能力。
HMC451LC3TR是一款高效GaAsPHEMTMMIC中等功率放大器,采用符合RoHS标准的无引脚SMT封装1。该放大器具有5至20GHz的工作范围,提供19dB增益、+21dBm饱和功率和21%PAE(+)。50Ω匹配放大器无需任何外部元件,且RFI/O经过隔直,非常适合用作线性增益模块或HMCSMT混频器驱动器1。HMC451LC3TR是一款高效GaAsPHEMTMMIC中等功率放大器,采用符合RoHS标准的无引脚SMT封装1。该放大器具有5至20GHz的工作范围,提供19dB增益、+21dBm饱和功率和21%PAE(+)。50Ω匹配放大器无需任何外部元件,且RFI/O经过隔直,非常适合用作线性增益模块或HMCSMT混频器驱动器1。ADI的IC芯片内置多种功能,减少了外部组件的需求。ADUM1220BRWZ-RL
ADI品牌的IC芯片一直在推动着电子设备性能的进步。混合信号ADI专业
HMC7043LP7FETR是一款时钟管理和分配芯片,旨在满足多载波GSM和LTE基站设计的要求。它具有14个低噪声和可配置输出,可以与基站收发信机(BTS)系统中的许多不同器件接口,如数据转换器、本振、发射/接收模块、现场可编程门阵列(FPGAs)和数字前端ASIC等12。HMC7043LP7FETR可以根据JESD204B/JESD204C接口要求生成多达七个DCLK和SYSREF时钟对。系统设计者可以生成较少数量的DCLK和SYSREF对,并为单独相位和频率配置剩余输出信号路径。DCLK和SYSREF时钟输出都可以配置为支持不同的信号标准,包括CML、LVDS、LVPECL和LVCMOS,以及不同的偏置条件,以适应不同的电路板插入损耗12。混合信号ADI专业
上一篇: AD1819AJST
下一篇: ADM706PARZ